Тієкура І. . Векторно-логічна інфраструктура вбудованого тестування цифрових систем на кристалах

English version

Дисертація на здобуття ступеня кандидата наук

Державний реєстраційний номер

0412U000696

Здобувач

Спеціальність

  • 05.13.05 - Комп'ютерні системи та компоненти

14-03-2012

Спеціалізована вчена рада

Д64.052.01

Анотація

Мета дисертаційного дослідження - зменшення часу сервісного обслуговування цифрових систем на кристалах шляхом введення вбудованої програмно-апаратної надлишковості у вигляді інфраструктури функціональних компонентів, що забезпечує задану глибину діагностування. Об'єкт дослідження - процеси вбудованого тестування цифрових систем на кристалах, що передбачають синтез тестів і пошук дефектів на основі стандартів граничного сканування. Предмет дослідження - моделі, методи та засоби вбудованого тестування компонентів цифрових систем на кристалах на основі використання транзакційного графа і механізму граничного сканування. Основні результати: нова модель взаємодії дискретних об'єктів в кіберпросторі, яка характеризується використанням скалярного і векторного значення бета-метрики, що дозволяє точно і адекватно оцінювати рішення в процесі пошуку і розпізнавання будь-яких об'єктів у векторному логічному просторі, а також в паралельному режимі вирішувати задачі синтезу та аналізу діагностичної інформації; вдосконалена структурна модель цифрової системи, яка відрізняється наявністю транзакційного графа функціональних модулів, інваріантна до рівнів ієрархії виробу, яка дозволяє спростити підготовку та подання діагностичної інформації у вигляді мінімізованої таблиці активізації функціональних блоків або деструктивних компонентів на тестових сегментах; вдосконалені методи синтезу тестів і діагностування несправностей на основі граничного сканування для функціональностей, заданих матричними формами опису поведінки цифрових компонентів, які відрізняються паралелізмом векторних операцій над таблицями несправностей, що дозволяє зменшити обсяг пам'яті, час відновлення працездатності цифрової системи; вдосконалена архітектура логічного асоціативного мультипроцесора, орієнтованого на підвищення швидкодії процедур вбудованого діагностування несправностей, яка відрізняється використанням паралельних логічних векторних операцій and, or, xor, slc, що дає можливість істотно (х10) підвищити швидкодію діагностування одиночних і / або кратних несправностей за допомогою таблиці активізації функціональних модулів; моделі та методи сервісного обслуговування, а також архітектура спеціалізованого мультипроцесора доведені до програмно-апаратної реалізації компонентів інфраструктури, що використовує технологію граничного сканування. Це дозволило створити ефективні маршрути і процес-моделі синтезу тестів та діагностики функціональних модулів цифрових систем на кристалах; інфраструктура сервісного обслуговування дозволяє виявляти широкий спектр несправностей блоків цифрових систем на кристалах, що дозволяє істотно (30%) зменшити час діагностування апаратних компонентів в процесі функціонування; запропоновані моделі і методи складають математичну основу інфраструктури сервісного обслуговування, істотно (20%) підвищують тестопрігодность цифрової системи, що дозволяє зменшити тимчасові витрати на синтез діагностичної інформації, підвищити якість проектованого виробу та вихід придатної продукції.

Файли

Схожі дисертації